P89C51RX2 和P89V(L)51RX2器件对照表
|
该表有助于应用人员了解PHI(NXP)公司生产的RX2器件的差异,下表列出了它们的各自特征,另外,请特别注意,P89C51RX2HXX已停产。
|
区别内容
|
P89C51RX2XX/01
|
P89LV51RX2XX和 P89V51RX2XX
|
说 明
|
产品型号
|
P89C51RX2XX(X)5V
|
P89LV51RX2XX(3V) P89V51RX2XX(5V)
|
LV器件为3V电源
|
并口编程算法
|
采用并口编程时,需保障P89C51RX2XX(X),尾缀无“H”
|
在设置安全位和擦除整芯片时,引导程序需调整;
|
引导程序可从相关网站获取,并口编程确认在于信号位不同;
|
信号位
|
P89C51RD2=15h C2h 82h
P89C51RC2=15h C2h 8Ah
P89C51RB2=15h C2h 8Ch
P89C51RA2=15h C2h 8Fh
|
P89V51RD2=BFh 91h
P89LV51RD2=BFh 90h
P89V51RC2=BFh 9Bh
P89LV51RC2=BFh 9Ah
P89V51RB2=BFh 9Eh
P89LV51RB2=BFh 9Fh
|
|
默认时钟
|
12
|
12
|
|
时钟选择
|
用闪存位编写6时钟
|
用闪存位编写6时钟
|
|
并口编程
|
并口可重新改为12时钟
|
并口可重新改为12时钟
|
|
外设时钟模式
|
当CPU运行在6时钟时,
外设可工作在12时钟;
|
N/A
|
|
闪存体结构
|
含有2-16个4K的存储块;
|
含有128-512个128位的存储块;
|
V51具有更为灵活及其小容量的擦除;
|
ISP
|
2种模式进入
1、 状态位不为零
2、 PSEN复位后为低
|
上电复位时,UART自配波特率,用户程序在自配波特率失败400ms后自动执行用户程序;
|
显而易见,在V和LV器件上,进入ISP更简单。
|
异步端口复位
|
有
|
无
|
|
新特点
|
N/A
|
SPI;
在线调试(软件ICE);
串行设置;
|
在V和LV器件上,增加了串行外设
和更多软件性能;
|